Implementación de un sistema de encriptado caótico de orden fraccionario en FPGA.
Este traba jo de investiga ión trata sobre implementar un sistema de en riptado mediante una tarjeta FPGA para la transmisión de informa ión de forma segura, utilizando la sin roniza ión maestro - es lavo, aprove hando el an ho de banda que ofre en los os iladores aóti os de orden fra ionario, para...
Autor principal: | |
---|---|
Formato: | Tesis |
Lenguaje: | Spanish / Castilian |
Publicado: |
2016
|
Acceso en línea: | http://eprints.uanl.mx/15768/1/1080237884.pdf |
Sumario: | Este traba jo de investiga ión trata sobre implementar un sistema de en riptado mediante una tarjeta FPGA para la transmisión de informa ión de forma segura, utilizando la sin roniza ión maestro - es lavo, aprove hando el an ho de banda que ofre en los os iladores aóti os de orden fra ionario, para ha er un en riptado e iente. Las simula iones on los os iladores aóti os de orden fra ionario son aproxima iones de sistemas en tiempo ontinuo aunque sean modeladas por e ua iones en diferen ias produ iendo una dinámi a aóti a. Se des riben del ampo de estudio de las redes omplejas, las dos on gura iones, y las simula iones se realizan utilizando la on gura ión bidire ional y la topología implementada es la de mundo pequeño. El algoritmo de mundo pequeño que se utiliza es el de Newman-Watts (NW) |
---|